/Arbeiten/Images/
/Arbeiten/Images/Bachelorarbeit.jpg

Programmierung des Viterbi Decoders auf einem DSP


Communications Engineering Lab
Kreuzstr. 11, Zi.
Tel.:
/Arbeiten/Images/balkenduenn.jpg

Stichworte: Viterbi, DSP

Beschreibung

/Arbeiten/Images/balkenduennkurz.jpg

/Arbeiten/uploaded/204Viterbi_SABA.jpgZur Erkennung und Korrektur von Bitfehlern in der Datenübertragung wird die Kanalcodierung verwendet. Durch das Hinzufügen von Redundanz werden auch bei schlechten Kanälen hinreichend gute Bitfehlerraten erreicht. In der Mobilkommunikation wird hierzu die einfach zu realisierende Faltungscodierung verwendet. Die Decodierung der Daten im Empfänger erfolgt effizient durch den Viterbi Algorithmus.
Der Viterbi Decoder soll für die Verwendung auf dem Lyrtech Small Form Factor SDR entwickelt werden. Zur Signalverarbeitung wird auf dieser Plattform ein Texas Instruments C64x+ Digital Signal Processor (DSP) mit 594 MHz eingesetzt. Das Ziel der Arbeit stellt eine optimierte Implementierung des Decoders für diesen DSP dar.

Aufgabenstellung

/Arbeiten/Images/balkenduennkurz.jpg

Zur Implementierung des Viterbi Decoders existieren bereits verschiedene Software Lösungen. Diese sollen evaluiert und auf dem vorhandenen DSP integriert werden. Die Programmierung soll in C-Code erfolgen. Den Abschluss der Arbeit bildet ein Performance-Vergleich der implementierten Realisierung.


Voraussetzungen:

/Arbeiten/Images/balkenduenn.jpg
Speichern : Speichern (PDF)
Zurück